Synopsys推出RTL Architect加速设计完成
新思科技公司。 宣布RTL Architect的立即可用,这是一种创新产品,标志着RTL设计关闭向左移。Synopsys RTL Architect是业界第一个具有物理意识的RTL设计系统,可将SoC实施周期缩短一半,并提供卓越的结果质量(QoR)。
RTL团队越来越面临快速探索特定领域的RTL架构以实现强大的功率,性能和面积(PPA)增益以满足新的垂直市场(如人工智能和汽车应用)的需求的挑战。估计RTL质量的现有点工具解决方案由于下游实施的准确性差而受到严重限制。这些早期设计周期的不准确性导致下游实施工具进行补偿,通常必须回头进行RTL更改才能达到PPA目标。RTL Architect利用源自Synopsys Fusion设计平台实施环境的快速多目标预测引擎来应对这些挑战,以准确预测下游实施的PPA。
“瑞萨电子正在设计复杂的先进汽车芯片上系统(SoC),这需要架构调整以驱动最高的QoR,才能在我们的目标市场中脱颖而出,” Shared数字设计技术部总监Hideyuki Okabe表示。瑞萨电子公司研发EDA部。“ Synopsys的RTL架构师将使我们能够在RTL阶段快速探索和验证各种架构,并确定最佳的架构,而不必担心后期会出现意外情况。”
“我们与在RTL Architect产品Synopsys的合作是帮助加速我们的RTL开发周期为下一代臂下一步®为基础的处理器核心,说:” 杰夫·凯尔 CPU工程,中央工程集团副总裁,臂。“我们先进的核心开发设计方法中的RTL Architect技术将使Arm能够开发更好的CPU,使我们共同的客户能够满足许多新市场的电源和性能要求。”
RTL Architect系统建立在统一的数据模型上,该模型提供了数十亿的门容量和全面的分层设计功能,以适应高级过程节点上不断增长的设计和模块尺寸。它直接利用Synopsys的世界一流实施和黄金签核解决方案来提供在设计周期早期准确的结果,并按构造进行关联。
RTL Architect使用快速的多维实现预测引擎,使RTL设计人员可以预测其RTL更改的功能,性能,面积和拥塞影响。Synopsys的PrimePower金牌签发功率分析引擎直接集成,可进行准确的RTL功率估算和优化,以实现节能设计。RTL Architect提供了统一的工作流环境,以简化易用性并无缝分析关键PPA质量指标。对于门级的PrimePower现有用户,PrimePower RTL功率估算也可用,从而使一致的RTL可以签署功率分析流程。
“随着我们转向较小的技术节点,至关重要的是要实现快速的RTL调整迭代和快速的架构探索,以驱动最佳设计PPA。Synopsys设计部设计执行高级副总裁Shankar Krishnamoorthy表示:在设计周期的早期解决这些挑战,并设计出高质量的RTL,对于实现最佳QoR和最快的结果时间至关重要 。“ RTL Architect旨在解决设计界日益增长的需求,因此设计师能够放心地交付出色的RTL,以实现融合的设计流程和最佳的PPA。”
内容由匿名用户提供,本内容不代表vibaike.com立场,内容投诉举报请联系vibaike.com客服。如若转载,请注明出处:https://ispeak.vibaike.com/31073